近日,半導(dǎo)體連接IP領(lǐng)域的領(lǐng)軍企業(yè)Alpahwave Semi宣布了一項(xiàng)重大技術(shù)突破,正式推出了全球首款64Gbps高速UCIe D2D(裸片對(duì)裸片)互聯(lián)IP子系統(tǒng)。這一創(chuàng)新成果于本月20日對(duì)外公布,標(biāo)志著半導(dǎo)體互聯(lián)技術(shù)邁入了一個(gè)全新的發(fā)展階段。
Alpahwave Semi表示,這款第三代64Gbps UCIe D2D IP子系統(tǒng)是在其前兩代24Gbps和36Gbps UCIe互聯(lián)技術(shù)的基礎(chǔ)上研發(fā)而成。通過(guò)采用臺(tái)積電先進(jìn)的3nm工藝,該系統(tǒng)已經(jīng)成功完成了流片驗(yàn)證,適用于各類標(biāo)準(zhǔn)和高級(jí)封裝。
這款互聯(lián)IP子系統(tǒng)嚴(yán)格遵循最新的UCIe規(guī)范,能夠在邊緣提供超過(guò)20 Tbps/mm的帶寬密度,同時(shí)兼具極低的延遲和功耗。它不僅支持AXI-4、AXI-S、CXS等多種通信協(xié)議,還兼容CHI和CHI-C2C等高級(jí)協(xié)議,完美契合AI和高性能計(jì)算(HPC)應(yīng)用對(duì)于Chiplet(芯粒/小芯片)系統(tǒng)內(nèi)部組件間高性能互聯(lián)的迫切需求。
Alpahwave Semi還強(qiáng)調(diào)了UCIe規(guī)范在構(gòu)建客戶自定義HBM內(nèi)存基礎(chǔ)裸片方面的重要作用。通過(guò)UCIe連接,主芯粒的邊緣位置得到了更有效的利用,從而顯著優(yōu)化了AI應(yīng)用中的內(nèi)存事務(wù)處理效率。
UCIe聯(lián)盟營(yíng)銷工作組主席Brian Rea對(duì)此表示高度贊賞:“UCIe聯(lián)盟非常高興看到成員企業(yè)不斷取得關(guān)鍵性技術(shù)突破,這充分證明了UCIe規(guī)范的廣泛適用性和高采用率。UCIe作為芯粒行業(yè)的基石,為高速、低延遲的die-to-die互聯(lián)提供了強(qiáng)大的解決方案。通過(guò)推行開(kāi)放標(biāo)準(zhǔn),我們加速了行業(yè)創(chuàng)新,縮短了產(chǎn)品上市時(shí)間,并推動(dòng)了突破性技術(shù)的廣泛應(yīng)用?!?/p>