ITBear旗下自媒體矩陣:

Intel眼中的“假7nm” 臺(tái)積電:N7制程節(jié)點(diǎn)命名遵循慣例、確非物理尺度

   時(shí)間:2020-02-25 16:21:02 來(lái)源:快科技編輯:星輝 發(fā)表評(píng)論無(wú)障礙通道

基于三星5nm工藝的高通驍龍X60基帶已發(fā)布,臺(tái)積電下半年也將基于5nm(N5)為蘋(píng)果代工A14、華為代工麒麟1020等芯片。

顯然,這對(duì)于仍在打磨14nm并在10nm供貨能力掙扎的Intel來(lái)說(shuō),似乎并不利。

不過(guò),Intel早在2017年就撰文抨擊行業(yè)內(nèi)關(guān)于流程節(jié)點(diǎn)命名的混亂,時(shí)任工藝架構(gòu)和集成總監(jiān)的Mark Bohr呼吁晶圓廠們建立套統(tǒng)一的規(guī)則來(lái)命名先進(jìn)制程,比如晶體管密度。而且以這個(gè)標(biāo)準(zhǔn)來(lái)看的話,Intel的10nm甚至比競(jìng)品的7nm還要優(yōu)秀。

此后,坊間的挺I派喊出三星、臺(tái)積電是“假7nm”的口號(hào)。

對(duì)此,臺(tái)積電營(yíng)銷(xiāo)負(fù)責(zé)人Godfrey Cheng做客AMD webinar活動(dòng)時(shí)回應(yīng),從0.35微米(350nm)開(kāi)始,所謂的工藝數(shù)字就不再真正代表物理尺度了。他解釋?zhuān)?nm/N7是一種行業(yè)標(biāo)準(zhǔn)化術(shù)語(yǔ)而已,之后還有N5等等。

他同樣認(rèn)為“需要尋求一種全新的、對(duì)工藝節(jié)點(diǎn)不同的描述化語(yǔ)言。”

按照Intel的建議,以邏輯晶體管密度(MTr/mm2,每平方毫米的百萬(wàn)晶體管數(shù))來(lái)作為定義工藝節(jié)點(diǎn)的指標(biāo),將掃描觸發(fā)器和NAND2密度考慮進(jìn)去,同時(shí)報(bào)告SRAM單元規(guī)模。

Intel眼中的“假7nm” 臺(tái)積電:N7制程節(jié)點(diǎn)命名遵循慣例、確非物理尺度
舉報(bào) 0 收藏 0 打賞 0評(píng)論 0
 
 
更多>同類(lèi)資訊
全站最新
熱門(mén)內(nèi)容
網(wǎng)站首頁(yè)  |  關(guān)于我們  |  聯(lián)系方式  |  版權(quán)聲明  |  網(wǎng)站留言  |  RSS訂閱  |  違規(guī)舉報(bào)  |  開(kāi)放轉(zhuǎn)載  |  滾動(dòng)資訊  |  English Version